DDR3
出自KMU Wiki
在2008年4月20日 (日) 14:15所做的修訂版本 (編輯) Itchen (對話 | 貢獻) 小 (Ddr3移動到DDR3: 改大寫) ←上一個 |
在2011年3月28日 (一) 15:03所做的修訂版本 (編輯) (撤銷) Bcc (對話 | 貢獻) 下一個→ |
||
第1行: | 第1行: | ||
- | + | {|class="wikitable" | |
- | + | |style="background:#ffdead; font-weight:bold;"|標準名稱 | |
- | < | + | |style="background:#ffdead; font-weight:bold;"|I/O匯流排時脈<br/><small>([[MHz]])</small> |
+ | |style="background:#ffdead; font-weight:bold;"|週期<br/><small>([[納秒|ns]])</small> | ||
+ | |style="background:#ffdead; font-weight:bold;"|記憶體時脈<br/><small>(MHz)</small> | ||
+ | |style="background:#ffdead; font-weight:bold;"|數據速率<br/><small>(MT/s)</small> | ||
+ | |style="background:#ffdead; font-weight:bold;"|傳輸方式 | ||
+ | |style="background:#99ff99; font-weight:bold;"|模組名稱 | ||
+ | |style="background:#99ff99; font-weight:bold;"|極限傳輸率<br/><small>([[GiB]]/s)</small> | ||
+ | |style="background:#99ff99; font-weight:bold;"|位元寬<br/><small>([[位元]])</small> | ||
+ | |- | ||
+ | || DDR3-800 || 400 || 10 || 100 || 800 || 並列傳輸 || PC3-6400 || 6.4 || 64 | ||
+ | |- | ||
+ | || DDR3-1066 || 533 || 7<sup>1</sup>/<sub>2</sub> || 133 || 1066 || 並列傳輸 || PC3-8500 || 8.5 || 64 | ||
+ | |- | ||
+ | || DDR3-1333 || 667 || 6 || 166 || 1333 || 並列傳輸 || PC3-10600 || 10.6 || 64 | ||
+ | |- | ||
+ | || DDR3-1600 || 800 || 5 || 200 || 1600 || 並列傳輸 || PC3-12800 || 12.8 || 64 | ||
+ | |- | ||
+ | || DDR3-1866 || 933 || 4<sup>2</sup>/<sub>7</sub> || 233 || 1866 || 並列傳輸 || PC3-14900 || 14.9 || 64 | ||
+ | |- | ||
+ | || DDR3-2133 || 1066 || 3<sup>3</sup>/<sub>4</sub> || 266 || 2133 || 並列傳輸 || PC3-17000 || 17.0 || 64 | ||
+ | |- | ||
+ | |} | ||
+ | DDR3的性能優勢︰ | ||
(1)功耗和發熱量較小︰吸取了DDR2的教訓,在控制成本的基礎上減小了能量損耗和發熱量,使得DDR3更易於被用戶和廠家接受。 | (1)功耗和發熱量較小︰吸取了DDR2的教訓,在控制成本的基礎上減小了能量損耗和發熱量,使得DDR3更易於被用戶和廠家接受。 | ||
第11行: | 第33行: | ||
(4)通用性好︰相對於DDR變更到DDR2,DDR3對DDR2的兼容性更好。由於針腳、封裝等關鍵特性不變,搭配DDR2的顯示核心和公版設計的顯卡稍加修改便能採用DDR3顯示記憶體,這對廠商降低成本大有好處。 | (4)通用性好︰相對於DDR變更到DDR2,DDR3對DDR2的兼容性更好。由於針腳、封裝等關鍵特性不變,搭配DDR2的顯示核心和公版設計的顯卡稍加修改便能採用DDR3顯示記憶體,這對廠商降低成本大有好處。 | ||
- | 目前,DDR3顯示記憶體在新出的大多數中高階顯卡上得到了廣泛的應用。 | ||
- | |||
- | <br> | ||
- | |||
- | <br> | ||
再來看詳細比較表: | 再來看詳細比較表: | ||
- | |||
- | <br> | ||
DDR3與DDR2的不同之處 | DDR3與DDR2的不同之處 | ||
- | |||
- | <br> | ||
1、邏輯Bank數量 | 1、邏輯Bank數量 | ||
- | |||
- | <br> | ||
DDR2 SDRAM中有4Bank和8Bank的設計,目的就是為了應對未來大容量晶片的需求。而DDR3很可能將從2Gb容量起步,因此起始的邏輯Bank就是8個,另外還為未來的16個邏輯Bank做好了準備。 | DDR2 SDRAM中有4Bank和8Bank的設計,目的就是為了應對未來大容量晶片的需求。而DDR3很可能將從2Gb容量起步,因此起始的邏輯Bank就是8個,另外還為未來的16個邏輯Bank做好了準備。 | ||
- | |||
- | <br> | ||
2、封裝(Packages) | 2、封裝(Packages) | ||
- | |||
- | <br> | ||
DDR3由於新增了一些功能,所以在引腳方面會有所增加,8bit晶片採用78球FBGA封裝,16bit晶片採用96球FBGA封裝,而DDR2則有60/68/84球FBGA封裝三種規格。並且DDR3必須是綠色封裝,不能含有任何有害物質。 | DDR3由於新增了一些功能,所以在引腳方面會有所增加,8bit晶片採用78球FBGA封裝,16bit晶片採用96球FBGA封裝,而DDR2則有60/68/84球FBGA封裝三種規格。並且DDR3必須是綠色封裝,不能含有任何有害物質。 | ||
- | |||
- | <br> | ||
3、突發長度(BL,Burst Length) | 3、突發長度(BL,Burst Length) | ||
- | |||
- | <br> | ||
由於DDR3的預取為8bit,所以突發傳輸週期(BL,Burst Length)也固定為8,而對於DDR2和早期的DDR架構的系統,BL=4也是常用的,DDR3為此增加了一個4-bit Burst Chop(突發突變)模式,即由一個BL=4的讀取操作加上一個BL=4的寫入操作來合成一個BL=8的數據突發傳輸,屆時可透過A12位址線來控制這一突發模式。而且需要指出的是,任何突發中斷操作都將在DDR3記憶體中予以禁止,且不予支持,取而代之的是更靈活的突發傳輸控制(如4bit順序突發)。 | 由於DDR3的預取為8bit,所以突發傳輸週期(BL,Burst Length)也固定為8,而對於DDR2和早期的DDR架構的系統,BL=4也是常用的,DDR3為此增加了一個4-bit Burst Chop(突發突變)模式,即由一個BL=4的讀取操作加上一個BL=4的寫入操作來合成一個BL=8的數據突發傳輸,屆時可透過A12位址線來控制這一突發模式。而且需要指出的是,任何突發中斷操作都將在DDR3記憶體中予以禁止,且不予支持,取而代之的是更靈活的突發傳輸控制(如4bit順序突發)。 | ||
- | |||
- | <br> | ||
4、尋址時序(Timing) | 4、尋址時序(Timing) | ||
- | |||
- | <br> | ||
就像DDR2從DDR轉變而來後延遲週期數增加一樣,DDR3的CL週期也將比DDR2有所提升。DDR2的CL範圍一般在2至5之間,而DDR3則在5至11之間,且附加延遲(AL)的設計也有所變化。DDR2時AL的範圍是0至4,而DDR3時AL有三種選項,分別是0、CL-1和CL-2。另外,DDR3還新增加了一個時序參數──寫入延遲(CWD),這一參數將根據具體的工作頻率而定。 | 就像DDR2從DDR轉變而來後延遲週期數增加一樣,DDR3的CL週期也將比DDR2有所提升。DDR2的CL範圍一般在2至5之間,而DDR3則在5至11之間,且附加延遲(AL)的設計也有所變化。DDR2時AL的範圍是0至4,而DDR3時AL有三種選項,分別是0、CL-1和CL-2。另外,DDR3還新增加了一個時序參數──寫入延遲(CWD),這一參數將根據具體的工作頻率而定。 | ||
- | |||
- | <br> | ||
5、新增功能──重置(Reset) | 5、新增功能──重置(Reset) | ||
- | |||
- | <br> | ||
重置是DDR3新增的一項重要功能,並為此專門準備了一個引腳。DRAM業界已經很早以前就要求增這一功能,如今終於在DDR3身上實現。這一引腳將使DDR3的初始化處理變得簡單。當Reset命令有效時,DDR3記憶體將停止所有的操作,並切換至最少量活動的狀態,以節約電力。在Reset期間,DDR3記憶體將關閉內在的大部分功能,所以有數據接收與發送器都將關閉。所有內部的程式裝置將複位,DLL(延遲鎖相環路)與時鐘電路將停止工作,而且不理睬數據匯流排上的任何動靜。這樣一來,將使DDR3達到最節省電力的目的。 | 重置是DDR3新增的一項重要功能,並為此專門準備了一個引腳。DRAM業界已經很早以前就要求增這一功能,如今終於在DDR3身上實現。這一引腳將使DDR3的初始化處理變得簡單。當Reset命令有效時,DDR3記憶體將停止所有的操作,並切換至最少量活動的狀態,以節約電力。在Reset期間,DDR3記憶體將關閉內在的大部分功能,所以有數據接收與發送器都將關閉。所有內部的程式裝置將複位,DLL(延遲鎖相環路)與時鐘電路將停止工作,而且不理睬數據匯流排上的任何動靜。這樣一來,將使DDR3達到最節省電力的目的。 | ||
- | |||
- | <br> | ||
6、新增功能──ZQ校準 | 6、新增功能──ZQ校準 | ||
- | |||
- | <br> | ||
ZQ也是一個新增的腳,在這個引腳上接有一個240歐姆的低公差參考電阻。這個引腳透過一個命令集,透過片上校準引擎(ODCE,On-Die Calibration Engine)來自動校驗數據輸出驅動器導通電阻與ODT的終結電阻值。當系統發出這一指令之後,將用相應的時鐘週期(在加電與初始化之後用512個時鐘週期,在退出自刷新操作後用256時鐘週期、在其他情況下用64個時鐘週期)對導通電阻和ODT電阻進行重新校準。 | ZQ也是一個新增的腳,在這個引腳上接有一個240歐姆的低公差參考電阻。這個引腳透過一個命令集,透過片上校準引擎(ODCE,On-Die Calibration Engine)來自動校驗數據輸出驅動器導通電阻與ODT的終結電阻值。當系統發出這一指令之後,將用相應的時鐘週期(在加電與初始化之後用512個時鐘週期,在退出自刷新操作後用256時鐘週期、在其他情況下用64個時鐘週期)對導通電阻和ODT電阻進行重新校準。 | ||
- | + | 參考資料:奇摩知識家, wiki | |
- | + | ||
- | + | ||
- | + | ||
- | 參考資料:奇摩知識家 | + |
在2011年3月28日 (一) 15:03所做的修訂版本
標準名稱 | I/O匯流排時脈 (MHz) | 週期 (ns) | 記憶體時脈 (MHz) | 數據速率 (MT/s) | 傳輸方式 | 模組名稱 | 極限傳輸率 (GiB/s) | 位元寬 (位元) |
DDR3-800 | 400 | 10 | 100 | 800 | 並列傳輸 | PC3-6400 | 6.4 | 64 |
DDR3-1066 | 533 | 71/2 | 133 | 1066 | 並列傳輸 | PC3-8500 | 8.5 | 64 |
DDR3-1333 | 667 | 6 | 166 | 1333 | 並列傳輸 | PC3-10600 | 10.6 | 64 |
DDR3-1600 | 800 | 5 | 200 | 1600 | 並列傳輸 | PC3-12800 | 12.8 | 64 |
DDR3-1866 | 933 | 42/7 | 233 | 1866 | 並列傳輸 | PC3-14900 | 14.9 | 64 |
DDR3-2133 | 1066 | 33/4 | 266 | 2133 | 並列傳輸 | PC3-17000 | 17.0 | 64 |
DDR3的性能優勢︰
(1)功耗和發熱量較小︰吸取了DDR2的教訓,在控制成本的基礎上減小了能量損耗和發熱量,使得DDR3更易於被用戶和廠家接受。
(2)工作頻率更高︰由於能量損耗降低,DDR3可實現更高的工作頻率,在一定程度彌補了延遲時間較長的缺點,同時還可作為顯卡的賣點之一,這在搭配DDR3顯示記憶體的顯卡上已有所表現。
(3)降低顯卡整體成本︰DDR2顯示記憶體顆粒規格多為4M X 32bit,搭配中高階顯卡常用的128MB顯示記憶體便需8顆。而DDR3顯示記憶體規格多為8M X 32bit,單顆顆粒容量較大,4顆即可構成128MB。如此一來,顯卡PCB面積可減小,成本得以有效控制,此外,顆粒數減少后,顯示記憶體功耗也能進一步降低。
(4)通用性好︰相對於DDR變更到DDR2,DDR3對DDR2的兼容性更好。由於針腳、封裝等關鍵特性不變,搭配DDR2的顯示核心和公版設計的顯卡稍加修改便能採用DDR3顯示記憶體,這對廠商降低成本大有好處。
再來看詳細比較表:
DDR3與DDR2的不同之處
1、邏輯Bank數量
DDR2 SDRAM中有4Bank和8Bank的設計,目的就是為了應對未來大容量晶片的需求。而DDR3很可能將從2Gb容量起步,因此起始的邏輯Bank就是8個,另外還為未來的16個邏輯Bank做好了準備。
2、封裝(Packages)
DDR3由於新增了一些功能,所以在引腳方面會有所增加,8bit晶片採用78球FBGA封裝,16bit晶片採用96球FBGA封裝,而DDR2則有60/68/84球FBGA封裝三種規格。並且DDR3必須是綠色封裝,不能含有任何有害物質。
3、突發長度(BL,Burst Length)
由於DDR3的預取為8bit,所以突發傳輸週期(BL,Burst Length)也固定為8,而對於DDR2和早期的DDR架構的系統,BL=4也是常用的,DDR3為此增加了一個4-bit Burst Chop(突發突變)模式,即由一個BL=4的讀取操作加上一個BL=4的寫入操作來合成一個BL=8的數據突發傳輸,屆時可透過A12位址線來控制這一突發模式。而且需要指出的是,任何突發中斷操作都將在DDR3記憶體中予以禁止,且不予支持,取而代之的是更靈活的突發傳輸控制(如4bit順序突發)。
4、尋址時序(Timing)
就像DDR2從DDR轉變而來後延遲週期數增加一樣,DDR3的CL週期也將比DDR2有所提升。DDR2的CL範圍一般在2至5之間,而DDR3則在5至11之間,且附加延遲(AL)的設計也有所變化。DDR2時AL的範圍是0至4,而DDR3時AL有三種選項,分別是0、CL-1和CL-2。另外,DDR3還新增加了一個時序參數──寫入延遲(CWD),這一參數將根據具體的工作頻率而定。
5、新增功能──重置(Reset)
重置是DDR3新增的一項重要功能,並為此專門準備了一個引腳。DRAM業界已經很早以前就要求增這一功能,如今終於在DDR3身上實現。這一引腳將使DDR3的初始化處理變得簡單。當Reset命令有效時,DDR3記憶體將停止所有的操作,並切換至最少量活動的狀態,以節約電力。在Reset期間,DDR3記憶體將關閉內在的大部分功能,所以有數據接收與發送器都將關閉。所有內部的程式裝置將複位,DLL(延遲鎖相環路)與時鐘電路將停止工作,而且不理睬數據匯流排上的任何動靜。這樣一來,將使DDR3達到最節省電力的目的。
6、新增功能──ZQ校準
ZQ也是一個新增的腳,在這個引腳上接有一個240歐姆的低公差參考電阻。這個引腳透過一個命令集,透過片上校準引擎(ODCE,On-Die Calibration Engine)來自動校驗數據輸出驅動器導通電阻與ODT的終結電阻值。當系統發出這一指令之後,將用相應的時鐘週期(在加電與初始化之後用512個時鐘週期,在退出自刷新操作後用256時鐘週期、在其他情況下用64個時鐘週期)對導通電阻和ODT電阻進行重新校準。
參考資料:奇摩知識家, wiki